1 / 6

wyk. Tomasz Marciniuk

Urządzenia Techniki Komputerowej. ZASADA DZIAŁANIA KOMPUTERA. Operacje I/O pod nadzorem procesora. wyk. Tomasz Marciniuk. Urządzenie nr 1. Urządzenie nr 2. Urządzenie nr 3. magistrala adresowa. Pamięć RAM. magistrala danych. Kontroler DMA.

Download Presentation

wyk. Tomasz Marciniuk

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. Urządzenia Techniki Komputerowej ZASADA DZIAŁANIA KOMPUTERA Operacje I/O pod nadzorem procesora wyk. Tomasz Marciniuk

  2. Urządzenie nr 1 Urządzenie nr 2 Urządzenie nr 3 • magistrala adresowa Pamięć RAM magistrala danych Kontroler DMA DRQ1 DACK1 DRQ2 DACK2 DRQ3 DACK3 HLDA Procesor CPU HRQ DRQ1 DACK1 DRQ2 DACK2 DRQ3 DACK3 Proces składa się z 4 części: 1. Sygnałem DRQ urządzenie inicjuje operację DMA 2. Kontroler DMA sygnałem HRQ sygnalizuje dla procesora przejęcie kontroli nad magistralami: adresową i danych 3. Procesor przerywa pracę sygnalizując to sygnałem HLDA. 4. Kontroler DMA sygnalizuje dla urządzenia sygnałem DACK ustawienie trybu DMA i urządzenie rozpoczyna współpracę z pamięcią

  3. Urządzenie nr 1 Urządzenie nr 2 Urządzenie nr 3 • magistrala adresowa Pamięć RAM magistrala danych Kontroler DMA DRQ1 DACK1 DRQ2 DACK2 DRQ3 DACK3 HLDA Procesor CPU HRQ DRQ1 DACK1 DRQ2 DACK2 DRQ3 DACK3 1. Sygnałem DRQ urządzenie inicjuje operację DMA

  4. Urządzenie nr 1 Urządzenie nr 2 Urządzenie nr 3 • magistrala adresowa Pamięć RAM magistrala danych Kontroler DMA DRQ1 DACK1 DRQ2 DACK2 DRQ3 DACK3 HLDA Procesor CPU HRQ DRQ1 DACK1 DRQ2 DACK2 DRQ3 DACK3 2. Kontroler DMA sygnałem HRQ sygnalizuje dla procesora przejęcie kontroli nad magistralami: adresową i danych

  5. Urządzenie nr 1 Urządzenie nr 2 Urządzenie nr 3 • magistrala adresowa Pamięć RAM magistrala danych Kontroler DMA DRQ1 DACK1 DRQ2 DACK2 DRQ3 DACK3 HLDA Procesor CPU HRQ DRQ1 DACK1 DRQ2 DACK2 DRQ3 DACK3 3. Procesor przerywa pracę sygnalizując to sygnałem HLDA.

  6. Urządzenie nr 1 Urządzenie nr 2 Urządzenie nr 3 • magistrala adresowa Pamięć RAM magistrala danych Kontroler DMA DRQ1 DACK1 DRQ2 DACK2 DRQ3 DACK3 HLDA Procesor CPU HRQ DRQ1 DACK1 DRQ2 DACK2 DRQ3 DACK3 4. Kontroler DMA sygnalizuje dla urządzenia sygnałem DACK ustawienie trybu DMA i urządzenie rozpoczyna współpracę z pamięcią

More Related