1 / 18

Распределение адресного пространства

ВУ. ОЗУ. ПЗУ. CS. CS. CS. Процессорный модуль. АВ  15:0 . Селектор адреса. Распределение адресного пространства. ВУ. ОЗУ. ПЗУ. CS. CS. CS. 10. 10. Процессорный модуль. А 11. А 10. А 12. АВ  15:0 . Банк L. Банк L-1. Банк 0. Банк 1. CS. CS. CS. CS. A[15:0].

Download Presentation

Распределение адресного пространства

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. ВУ ОЗУ ПЗУ CS CS CS Процессорный модуль АВ15:0 Селектор адреса Распределение адресного пространства

  2. ВУ ОЗУ ПЗУ CS CS CS 10 10 Процессорный модуль А11 А10 А12 АВ15:0

  3. Банк L Банк L-1 Банк 0 Банк 1 CS CS CS CS A[15:0] A[15:0] A[15:0] Процессорный модуль A[15:0] A, D, Y Дешифратор Регистр № банка

  4. ОЗУ динамического типа (DRAM)

  5. Все временные сигналы динамической памяти определены относительно сигнала CLK

  6. Режим чтения/записи

  7. Режим чтения/записи в страничном режиме

  8. Динамическое ОЗУ Адрес ОЗУ Мультиплексор Адрес с системной шины Трг. Ргн. S R Счетчик адреса регенерации +1 Таймер 2 мС & На вход HOLD МП CLK

  9. А7:0 Регистр и дешифратор номера столбца 1 2 3 512 1 Регистр и дешифратор номерастроки Накопитель 128512 2 3 CAS CAS CAS 128 Буфервходныхданных Буфервыходныхданных RAS RAS RAS DO DI WE WE БИС динамического ОЗУ

  10. RAS A A[7:0] A[15:8] CAS DO WE DI Временная диаграмма работы БИС динамического ОЗУ

  11. Буф. 1 AB(15:8) MUX 2 AB(7:0) OUT(6:0) Буф. 2 MUX 1 Счетчик адреса регенерации RD RAS0 L WR RAS1 Буф. 3 Арбитр RAS2/OUT7 PCS RAS3/B0 REFR Триггер регенерации CAS WE XACK X0 Таймер X1/CLK SACK Синхрогенератор 16/64 Контроллер динамического ОЗУ

  12. Однократно программируемое ПЗУ (OTP,PROM)

  13. Увеличение разрядности ячейки памяти

  14. Увеличение количества ячеек памяти

More Related