1 / 21

디지털회로설계 _ 강의안 5 7. 가산기와 감산기 회로

디지털회로설계 _ 강의안 5 7. 가산기와 감산기 회로. 목적 1. 가산기 회로 설계 및 실험 2. 감산기 회로 설계 및 실험 3. BCD 가산기 회로 설계 및 실험. 가산기 / 감산기. 1) 반가산기 (Half Adder) 를 설계하라 (1) Task: 반가산기 (Half Adder) 설계 (2) 입출력 정의 입력 : A, B 출력 : S, C (3) 블록도. C. A. 반가산기 (Half Adder). B. S. (4) 진리표. (5) 논리식

viet
Download Presentation

디지털회로설계 _ 강의안 5 7. 가산기와 감산기 회로

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. 디지털회로설계_강의안5 7. 가산기와 감산기 회로

  2. 목적 1. 가산기 회로 설계 및 실험 2. 감산기 회로 설계 및 실험 3. BCD 가산기 회로 설계 및 실험

  3. 가산기/감산기 1) 반가산기(Half Adder)를 설계하라 (1) Task: 반가산기(Half Adder) 설계 (2) 입출력 정의 입력 : A, B 출력 : S, C (3) 블록도 C A 반가산기 (Half Adder) B S

  4. (4) 진리표

  5. (5) 논리식 (6) 회로도 S = AB + AB = A + B C = A·B (7) 실험 (8) 실험결과 검토

  6. 2) 반감산기(Half subtracter)를 설계하라 (1) Task: 반감산기(Half subtracter) 설계 (2) 입출력 정의 입력 : A, B 출력 : b (borrow), D (difference) (3) 블록도 b A 반감산기 (Half subtracter) B D

  7. (4) 진리표

  8. (5) 논리식 (6) 회로도 S = AB + AB = A + B C = A·B (7) 실험 (8) 실험결과 검토

  9. 3) 전가산기(Full Adder)를 설계하라 (1) Task: 전가산기(Full Adder) 설계 (2) 입출력 정의 입력 : An, Bn, Cn-1 출력 : Sn, Cn (3) 블록도

  10. (4) 진리표

  11. (5) 논리식 S n = A n + B n + C n-1 C n = ( An + B n ) C n-1 + An· Bn

  12. (6) 회로도 An Sn Bn Cn-1 Cn (7) 실험 (8) 실험결과 검토

  13. (9) 응용 – 4비트 직렬 가산기

  14. (9) 응용 – 4비트 병렬 가산기

  15. 4) 전감산기(Full subtracter)를 설계하라 (1) Task: 전감산기(Full subtracter) 설계 (2) 입출력 정의 입력 : An, Bn, bn-1 출력 : bn (borrow), Dn (difference) (3) 블록도

  16. (4) 진리표

  17. (5) 논리식 (6) 회로도 An Bn Dn bn Bn-1 (7) 실험 (8) 실험결과 검토

  18. (9) 응용 – 4비트 병렬 감산기

  19. (9) 응용 – 1의 보수를 이용한 4비트 병렬 감산기

  20. (9) 응용 – 2의 보수를 이용한 4비트 병렬 감산기

  21. 설계 Home Work 설계 방법에서 제시한 순서에 따라서 다음을 설계하라 설계 1: 반 가산기 회로를 설계하라 설계 2: 반 감산기 회로를 설계하라 설계 3: 전 가산기 회로를 설계하라 설계 4: 전 감산기 회로를 설계하라 실험 결과 및 고찰 (#7은 실험한 입.출력 타이밍도 작성)

More Related