310 likes | 466 Views
单项选择题. 填空题. 数 字 电 子 技 术 自 测 练 习. 第 7 章 半导体存储器. A. MROM. B. PROM. EPROM. EEPROM. C. 分 析 提 示. D. 数字电子技术 第 7 章 半导体存储器 单项选择题. 1 、可由用户以专用设备将信息写入,写入后还可以用专门方法(如 紫外线照射)将原来内容擦除后再写入新内容的只读存储器称为 ( ) 。. ×. ×. √.
E N D
单项选择题 填空题 数 字 电 子 技 术 自 测 练 习 第 7 章 半导体存储器
A MROM B PROM EPROM EEPROM C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 1、可由用户以专用设备将信息写入,写入后还可以用专门方法(如 紫外线照射)将原来内容擦除后再写入新内容的只读存储器称为( ) 。 × × √ × MROM : 掩膜ROM,完全只读存储器。 PROM: 可编程只读存储器,但只能一次编程。 EPROM : 用紫外线照射擦除的可擦除可编程只读存储器。 EEPROM:用电信擦除的可擦除可编程只读存储器。
A 半导体ROM B 半导体RAM 磁盘存储器 光盘存储器 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 2、下列存储器中,存储的信息在断电后将消失,属于“易失性”存储 器件的是 ( ) 。 √ × × × 半导体RAM分为静态 RAM (SRAM )和动态RAM (DRAM )。 静态 RAM (SRAM ),以寄存器为存储元件,只有在带电状态下才能存储信息。 动态RAM (DRAM ),利用MOS管的栅极电容对电荷的存储效应存储信息, 电荷不能长期存储。 半导体RAM属于“易失性”存储器。
A 刷 新 B 存 储 充 电 放 电 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 3、动态RAM的基本存储电路,是利用MOS管栅—源极之间电容对电 荷的暂存效应来实现信息存储的 。为避免所存信息的丢失,必须定时 给电容补充电荷,这一操作称为 ( ) 。 √ × × × 动态RAM (DRAM )中,MOS管的栅极电容的容量很小而漏电流不绝对为零,电荷保存的时间有限,需定时对栅极电容补充电荷,以避免所存储的信息丢失。这一操作称为刷新。
A 256×10 位 B 512×8 位 1024×10 位 1024×8 位 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 4、有 10 位地址和 8 位字长的存储器,其存储容量为 ( ) 。 × × √ × 10 位地址所对应 存储字数为: 210=1024 每个字的字长为: 8 位 存储容量 = 字数×字长 =1024 × 8 位
A 2048×8位 B 112 ×8位 11×8位 2048×8 位 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 5、某ROM有 11 条地址线和 8 条数据线,其存储容量为 ( ) 。 × × √ × 11 条地址线对应11位地址,所存储字数为 211=2048 8 条数据线对应每个字的字长为 8 位 存储容量 = 字数×字长 =2048 × 8 位
A 4,4 B 2048,4 10,4 11,4 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 6、容量为 2048×4位 的RAM,其地址线和数据线的条数为 ( ) 。 × × √ × 存储容量 = 字数×字长 = 2048 × 4 位 因 211 = 2048 所以有11条地址线 因 字长 = 4 位 所以有4条数据线
A 4 个 B 8 个 256 个 2048 个 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 7、容量为 256×4 位的RAM,每个给定一个地址码所选中的基本存 储电路个数为 ( ) 。 √ × × × 存储容量 = 字数×字长 = 256×4 位, RAM有256个字、字长 为 4 位,每个字需用4个基本存储电路存储。 每个给定一个地址码读、写一个字,所选中的基本存储电路个数为 4个。
A 1024 个 B 10 4 个 4096 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 8、容量为1024×4位的RAM,含有基本存储电路的数量为 ( ) 。 × × √ × 存储容量 = 字数×字长 = 1024×4 位, RAM有1024个字、字长 为 4 位。 每个字需用4个基本存储电路存储, 1024个字需用1024×4 = 4096 个基本存储电路存储。
A 地址译码器 B 读写控制电路 存储矩阵 片选控制 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 9、具有对存储矩阵中的存储单元进行选择作用的是存储器中的( ) 。 √ × × × 地址译码器对地址码进行译码,产生对存储矩阵中的存储单元进行选择的选择信号,实现从存储矩阵中选择出存储单元。
A B C 分 析 提 示 D 片选信号 = 0,RAM 处于工作状态;读 / 写 控制信号 = 0, RAM 进行写操作,I/O端口为输入端口。 数字电子技术 第 7 章 半导体存储器 单项选择题 10、随机存储器RAM的 I∕O 端口为输入端口时,应使 ( ) 。 √ × × ×
A EPROM B PROM MROM RAM C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 11、正常工作状态下,可以随时进行读、写操作的存储器是 ( ) 。 × × √ × RAM为随机存取存储,正常工作状态下,可以随机选择存储单元进行读、写操作。
A MROM B PROM EPROM 以上均对 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 12、用户不能改变存储内容的存储器是 ( ) 。 √ × × × MROM : 掩膜ROM,完全只读存储器。 PROM: 可编程只读存储器,但只能一次编程。 EPROM : 用紫外线照射擦除的可擦除可编程只读存储器。
A 只有读功能 B 只有写功能 即有读功能、又有写功能 无读写功能 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 13、随机存储器RAM在正常工作状态下,具有的功能是 ( ) 。 × × √ × RAM为随机存取存储器,正常工作状态下,可以随机选择存储单元进行读、写操作。
A 全部改变 B 全部为0 不确定 保持不变 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 14、只读存储器ROM,当电源断电后再通电时,所存储的内容 ( ) 。 × × √ × 只读存储器ROM,利用二极管、三极管或MOS管作存储元件,存储矩阵的字、位线交叉处接入不接入存储元件的连接方式决定所存储信息的内容是0或1,连接方式确定后所存储的信息可长期保存不变。
A 全部改变 B 全部为0 不确定 保持不变 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 15、随机存储器SRAM,当电源断电后再通电时,所存储的内容 ( ) 。 √ × × × 静态 RAM (SRAM ),以寄存器为存储元件,只有在带电状态下才能存储信息,属于“易失性”存储器。
A 全译码可编程阵列 B 全译码不可编程阵列 非全译码可编程阵列 非全译码不可编程阵列 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 16、 EPROM的与阵列是 ( ) 。 √ × × × ROM在逻辑关系上,等效成与逻辑阵列、或逻辑阵列。 与逻辑阵列实现对全部地址变量进行译码,产生以地址为变量的全部最小项,为固定阵列不可编程。
A PROM的或阵列可编程 PROM的与阵列固定不可编程 B C PLA的与、或阵列均可编程 PROM的与、或阵列均不可编程 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 17、关于PROM和PLA的结构,下列叙述不正确的是 ( ) 。 × × × √ PROM:与逻辑阵列实现对全部地址变量进行译码,产生以地址为变量的全部最小项,固定不可编程;或逻辑阵列实现将某些最小项相或,可编程 。 PLA:与逻辑阵列实现产生以某些地址为变量的与项,可编程;或逻辑阵列实现将某些与项相或,可编程 。
A 与阵列可编程、或阵列不可编程 与阵列、或阵列均不可编程 B C 与阵列不可编程、或阵列可编程 与阵列、或阵列均可编程 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 18、可编程逻辑阵列PLA的工作特点是 ( ) 。 × × × √ PLA的与逻辑阵列实现产生以某些地址为变量的与项,可编程;或逻辑阵列实现将某些与项相或,可编程 。
A DRAM B SRAM EPROM 以上都对 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 19、下列器件可实现组合逻辑函数的是 ( ) 。 × × √ × DRAM利用MOS管的栅极电容对电荷的存储效应存储信息, 电荷不能长期存储。 SRAM 以寄存器为存储元件,只有在带电状态下才能存储信息。 DRAM、 SRAM 属于“易失性”存储器,不能实现组合逻辑函数。 EPROM,利用MOS管作存储元件,存储矩阵的字、位线交叉处接入不接入存储元件的连接方式决定所存储信息的内容是0或1,连接方式确定后所存储的信息可长期保存不变,可实现组合逻辑函数
A 最简与或式 B 标准与或式 最简与非−与非式 最简或非−或非式 C 分 析 提 示 D 数字电子技术 第 7 章 半导体存储器 单项选择题 20、用ROM实现组合逻辑函数时,所实现函数的表达式应变换成 ( ) 。 √ × × × ROM的输出是以地址为变量的最小项之和的形式,即标准与或式。 用ROM实现组合逻辑函数时,所实现函数的表达式应变换成标准与或式。
参 考 答 案 分 析 提 示 数字电子技术 第 7 章 半导体存储器 填空题 1、半导体存储器芯片内包含大量的存储单元,每个存储单元都有唯一 的 代码加以区分,并能存储一位(或一组) 信息。 地 址 二进制 半导体存储器芯片中的地址译码器对地址码进行译码,产生对存储矩阵中的存储单元进行选择的选择信号,实现从存储矩阵中选择出存储单元。每个存储单元都有唯一的地址代码加以区分。 存储单元利用2种状态存储二进制信息。
参 考 答 案 分 析 提 示 数字电子技术 第 7 章 半导体存储器 填空题 2、RAM的一般结构由、 和读∕写控制 电路三部分组成。 地址译码器 存储矩阵 地址译码器:对地址码进行译码,产生对存储矩阵中的存储单元进行选择的选择信号,实现从存储矩阵中选择出存储单元。 存储矩阵:大量存储单元组成,用于存储0、1二进制信息。 读∕写控制电路:控制对所选择的存储单元进行读或写操作。
参 考 答 案 数字电子技术 第 7 章 半导体存储器 填空题 3、存储矩阵由若干存储单元组成,一个存储单元存储的内容称为 存储器的一个,每个存储单元由若干个可以存放一位 二进制信息的基本存储电路组成,一个存储单元所含有的基本存储 电路的个数,即能存放的二进制位数称为存储器的 。 字 字长
参 考 答 案 分 析 提 示 数字电子技术 第 7 章 半导体存储器 填空题 4、容量为 4K×8位 RAM 存储器芯片,有条地址输入线、 条数据输出位线。 12 8 存储容量 = 字数×字长 = 4K × 8 位 因 212 = 4K 所以有 12 条地址输入线 因 字长 = 8 位 所以有 8 条数据输出位线
5、存储器的读/写控制器受片选信号 CS和读/写信号 R / W控制, 当 CS = 0 时,若 R / W =1 电路执行操作,若 R / W = 0 电路 执行操作。 参 考 答 案 分 析 提 示 片选信号 控制存储器是否工作, 时,存储器处于工作状态,才能进行读写操作。 读/写信号 控制读/写操作, 时,执行( R )读操作, 时,执行 ( W )写操作。 数字电子技术 第 7 章 半导体存储器 填空题 读 写
参 考 答 案 分 析 提 示 数字电子技术 第 7 章 半导体存储器 填空题 6、从存储功能来看ROM的结构,它由地址译码器和只读的存储矩阵 两部分组成;从逻辑关系来看ROM的结构,它是由 阵 列和 阵列构成的组合逻辑电路。 与逻辑 或逻辑 ROM在逻辑关系上,等效成与逻辑阵列、或逻辑阵列。 与逻辑阵列实现对全部地址变量进行译码,产生以地址为变量的全部最小项。
数据存储真值表 A1 A0 D3 D2 D1 D0 参 考 答 案 0 0 0 1 0 1 分 析 提 示 0 1 1 0 1 1 1 0 0 1 0 0 1 1 1 1 1 0 数字电子技术 第 7 章 半导体存储器 填空题 7、某ROM的数据存储真值表如表所示, 当地址变量 A1 A0 = 10时,读出一个字的 内容是 D3 D2 D1 D0 = 。 0100 横向理解真值表,一个地址对应一个所读出的 4 位字长的字。
参 考 答 案 分 析 提 示 数字电子技术 第 7 章 半导体存储器 填空题 8、ROM的阵列逻辑图中, 阵列形成以地址为变量的全部 最小项 , 阵列实现对某些最小项进行逻辑或运算。 与逻辑 或逻辑 ROM在逻辑关系上,等效成与逻辑阵列、或逻辑阵列。 与逻辑阵列实现对全部地址变量进行译码,产生以地址为变量的全部最小项。 或逻辑阵列实现对某些最小项进行逻辑或运算。
参 考 答 案 分 析 提 示 数字电子技术 第 7 章 半导体存储器 填空题 9、PLA的可编程与门阵列构成的地址译码器是一个非完全译码器 , 它输出的每一条字线可以对应一个项,也可以对应 一个由地址变量任意组合的项。 最小项 与项 PLA的与逻辑阵列可编程,实现产生以某些地址为变量的与项,当与项以全部地址为变量即为最小项 。
参 考 答 案 分 析 提 示 数字电子技术 第 7 章 半导体存储器 填空题 10、PAL由的与门阵列和 的或门阵列构成。 可编程 可编程 PLA的与逻辑阵列实现产生以某些地址为变量的与项,可编程;或逻辑阵列实现将某些与项相或,可编程 。