1 / 7

实验一 运算器部件实验

实验一 运算器部件实验. · 实验目的 掌握 16 位串 / 并运算器的工作原理及设计方法 掌握 4 位函数发生器 74181 ,先行进位发生器 74182 ,以及多功能 8 位移位寄存器 74198 的工作原理和使用方法 · 实验要求 用四片 4 位并行算术逻辑运算单元 74181 ,一片先行进位发生电路 74182 ,两片 74198 及两片 74377 等,组装一个组间进位并行 / 串行可变的 16 位运算器(注:每组 4 位) 验证集成电路 74181,74198 的功能 分别测试 16 位运算器组间串行进位和组间并行进位情况下的最大进位延迟时间

iliana
Download Presentation

实验一 运算器部件实验

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. 实验一 运算器部件实验 · 实验目的 掌握16位串/并运算器的工作原理及设计方法 掌握4位函数发生器74181,先行进位发生器74182,以及多功能8位移位寄存器74198的工作原理和使用方法 · 实验要求 用四片4位并行算术逻辑运算单元74181,一片先行进位发生电路74182,两片74198及两片74377等,组装一个组间进位并行/串行可变的16位运算器(注:每组4位) 验证集成电路74181,74198的功能 分别测试16位运算器组间串行进位和组间并行进位情况下的最大进位延迟时间 · 实验原理框图(图4-10) · 实验步骤 (详见讲义P4-P5)

  2. 实验二 存储器部件实验 · 实验目的 掌握半导体静态RAM6116的特性和使用方法 掌握多片存储器的扩展技术和片选技术 · 实验要求 用两片6116构成一个4K x 8 bit 的RAM 测量6116的读/写时间 存储器全“0”全”1”检查 · 实验原理框图(图4-15) ·实验步骤(详见讲义P15-P16)

  3. 实验三 总线传输实验 · 实验目的 通过一个简单的8位总线传输线路了解总线传输控制技术 熟悉几种常用的三态输出器件的性能和使用方法 · 实验要求 先将两个数据如99H和77H分别写入两个8位寄存器, 然后互换它们的内容 提示:用RAM某单元作暂存器 · 实验原理框图(图4-20) ·实验步骤 (详见讲义P15-P11)

  4. 实验四 时序电路实验 · 实验目的 增强对计算机时序系统的认识 掌握使用中小规模集成电路研制计算机时序电路的方法 · 实验要求 研制一个性能如下计算机时序电路: 能产生四个机器周期状态:M0,M1,M2,M3 每个机器周期状态均含有四个节拍电位:T0,T1,T2,T3 每个节拍电位中含有三个完整的时钟脉冲:CP1,CP2,∮ 能组成以下五种不同的指令执行周期: ①M0 ②M0+M1 ③M0+M2 ④M0+M3 ⑤ M0+M1+M2+M3 5. 上述信号应满足图4-5所示的时序关系 · 实验原理图(图4-6) · 实验步骤 (详见讲义P20-P21)

More Related