180 likes | 430 Views
邏輯狀態的表示. 高電位. 低電位. 熄. 亮. (c). (a). 在數位邏輯電路上,以 "ON" 和 "OFF" 、 " 亮 " 和 " 熄 " 、 "1" 和 "0" 、 "High" 和 "Low" 來表示其輸入或輸出的邏輯狀態,其實際電路上之意義是 " 通路 " 和 " 斷路 " 及 " 高電位 " 和 " 低電位 " 之不同狀態。. 通路. 斷路. (b). ▲ 圖 2-1 邏輯狀態的表示. 數位邏輯 IC. DCTL (直接耦電晶體合邏輯). RTL 族. RTL (電阻 - 電晶體邏輯).
E N D
邏輯狀態的表示 高電位 低電位 熄 亮 (c) (a) 在數位邏輯電路上,以 "ON" 和 "OFF"、"亮" 和 "熄"、"1" 和 "0"、"High" 和 "Low"來表示其輸入或輸出的邏輯狀態,其實際電路上之意義是 "通路" 和 "斷路" 及 "高電位"和 "低電位" 之不同狀態。 通路 斷路 (b) • ▲ 圖2-1 邏輯狀態的表示
數位邏輯IC DCTL(直接耦電晶體合邏輯) RTL族 RTL(電阻-電晶體邏輯) RCTL(電阻-電容-電晶體邏輯) DTL(二極體-電晶體邏輯) 飽和性 DTL族 HTL(高臨限邏輯) TTL族 TTL(電晶體-電晶體邏輯) ECL(射極耦合邏輯) 雙極性 非飽和性 MOS(互補MOS) 積體電路 MOS(金屬-氧化物-半導體邏輯) 單極性 MOS(互補MOS) • ▲ 圖2-4 數位IC的分類
數位邏輯IC的包裝法及接腳 • 1. DIP包裝法(Dual In-line Package),或稱之為雙排包裝法。 • 2. TO包裝法(Transistor Outline package),或稱電晶體外觀包 裝法。 • 3. 平版型包裝法(flat package)。 • ▲ 圖2-7 平版型包裝法 • ▲ 圖2-5 雙排包裝法 • ▲ 圖2-6 電晶體外觀包裝法
數位IC • 在邏輯電路中,每一IC均有 及GND接腳,在一般基本閘(以14 pin為例)之IC中,其 、GND大多固定於第14及7腳。在實驗中,要記得將每一IC都接上 及GND,否則電路將無法工作。 • ▲ 圖2-8 數位IC(14 pin)的 、GND接腳
數位邏輯IC的電源 • 一般穩壓IC的使用最為廣泛。 • ▲ 圖2-9 穩壓IC 7805 • ▲ 圖2-10 穩壓IC 78H05
數位式示波器 • 數位式示波器(digital storage oscilloscope)又稱儲存式示波器 • ▲ 圖2-12 數位式示波器
函數波產生器 • 函數波產生器(function generator)主要有正弦波、方波及三角波三種訊號源 • ▲ 圖2-13 函數波產生器
邏輯探棒 ▼表2-3 TTL與CMOS的邏輯準位比較 • ▲ 圖2-14 邏輯探棒
IC測試器 • ▲ 圖2-15 IC測試器
數位邏輯實驗器 (a) (b) • ▲ 圖2-16 數位邏輯實驗器
麵包板 利用導線連接讓左右相通 連接至電源與接地端 直行A1~E1各點相通,E1與F1卻是不通 3個電源端子,中間先不用,若有正負電源再接 各直行(1、2、3…行)互不相通 (a) 正視圖 (b) 內部接線圖 • ▲ 圖2-17 麵包板
麵包板接線實例 ○良好 ×避免之 ○良好 ×避免之 (b) (a) • ▲ 圖2-18 零件的安排 • ▲ 圖2-19 麵包板接線實例
SN7400 • ▲ 圖2-20 TTL之SN7400(4個2輸入的NAND反及閘) ▼表2-4 SN7400規格表
CD4011 ▼表2-5 CD4011規格表 • ▲圖2-21 CMOS之CD4011B/UB • (4個2輸入的NAND反及閘)
TTL IC介紹 • TTL(Transistor-Transistor Logic)邏輯族是一種飽和型的電晶體-電晶體邏輯電路。 ▼表2-6 74XX規格表
54/74 IC • 54/74系列的數位IC,是以正邏輯方式表示,以邏輯1代表高電位,以邏輯0代表低電位。 ▼表2-7 57/74 IC規格表
CMOS IC CMOS(Complementary Metal-Oxide Semiconductor)是互補金屬氧化物半導體的簡稱,它是由P通道MOS與N通道MOS組合而成的。 ▼表2-8 CMOS IC規格表