180 likes | 319 Views
实验五 MSI 时序功能件的应用. 一、实验目的. 1. 掌握集成计数器和双向移位寄存器的使用方法; 2. 熟悉大规模集成电路时序功能件的应用。. 二、预习要求. 1. 设计基础实验内容 1-3 的电路图,并标明管脚; 2. 从理论上分析基础实验内容 1 、 2 中的波形图,并画出来。. 输 入. 输 出. 注. CR LD CT P CT T CP D 3 D 2 D 1 D 0. Q 3 Q 2 Q 1 Q 0. Q 3 n +1 Q 2 n +1 Q 1 n +1 Q 0 n +1 CO. CP. CO. CT P.
E N D
实验五 MSI时序功能件的应用 一、实验目的 1.掌握集成计数器和双向移位寄存器的使用方法; 2.熟悉大规模集成电路时序功能件的应用。 二、预习要求 1.设计基础实验内容1-3的电路图,并标明管脚; 2.从理论上分析基础实验内容1、2中的波形图,并画出来。
输 入 输 出 注 CR LD CTPCTT CP D3 D2 D1 D0 Q3Q2Q1Q0 Q3n+1 Q2n+1 Q1n+1 Q0n+1CO CP CO CTP 0 * 1 0 d3 d2 d1 d0 1 1 1 1 1 1 0 1 1 0 0 0 0 0 0 d3d2d1d0 计 数 保 持 保持0 清零 置数CO=CTT •Q3nQ0n CO=Q3nQ0n CO=CTT •Q3nQ0n 74LS160 CR CTT D3D2D1D0 LD 三、实验原理 1.计数器 逻辑符号: 74LS160功能表
& Q0 Q1 Q2 Q3 & CO CTP 1 Q0 Q1 Q2 Q3 CO CTP 1 74LS160 CTT 1 LD 74LS160 CTT LD CP CP CR D0 D1 D2 D3 CP CP CR D0 D1 D2 D3 1 用74LS160设计任意进制计数器 例1. 利用十进制计数器74LS160构成同步6进制计数器。 清零法 置数法
& Q0 Q1 Q2 Q3 Q0 Q1 Q2 Q3 1 CO CO CTP CTP 741LS60 (0) 74LS160 (1) CTT CTT 1 LD LD 1 CP CP CR CR D0 D1 D2 D3 D0 D1 D2 D3 CP 例2. 利用十进制计数器74LS160构成同步12进制计数器。 整体置零法
& Q0 Q1 Q2 Q3 Q0 Q1 Q2 Q3 1 CO CO CTP CTP 741LS60 (0) 74LS160 (1) CTT CTT LD LD CP CP CR CR 1 D0 D1 D2 D3 1 D0 D1 D2 D3 CP 整体置数法
S1 S0 DSR D0 Q0 D1 Q1 D2 Q2 D3 Q3 DSL CP CR 2.移位寄存器 逻辑符号: 74LS194功能表
Q0 Q1 Q2 Q3 S1 DSR × S0 1 1 74LS194 DSL CR CP D0 D1 D2 D3 CP 1 0 0 0 1 1 1 Q0 Q1 Q2 Q3 S1 DSR × S0 74LS194 DSL CR CP D0 D1 D2 D3 CP × × × × 74LS194构成的环形计数器: 74LS194构成的扭环形计数器:
四、实验内容 基本实验: 1.用74LS160设计10进制计数器,并显示出来; 2.用74LS160设计6进制计数器,并显示出来; 3.用74LS194和最少的附加门设计具有自启动功能的01011序列信号发生器。 提高实验: 4.用74LS160和最少的附加门设计具有自启动功能的01011序列信号发生器。
五、实验步骤 1.用74LS160设计10进制计数器 (1)按照下图接线; (2)功能测试。
2.用74LS160设计6进制计数器 (1)按照下图接线; (2)功能测试。
3.用74LS194设计序列信号发生器 (1)按照下图接线; (2)功能测试。 送数(K1=K2=1)→右移(K1=0,K2=1)→测试
4.用74LS160设计序列信号发生器 (1)按自己设计的逻辑图接线; (2)功能测试。
六、实验报告要求 1.画出基础实验的电路图,并对记录数据进行分析; 2.提高实验要写出设计过程,并画出逻辑图。 七、实验仪器与器材 1.电子技术实验箱 1台 2.基础实验器件: 74LS160 1片 74LS194 1片 74LS48 1片 74LS00 1片 BS207 1片
74LS00 四2输入与非门 74LS160 十进制计数器 1 2 3 4 5 6 7 14 13 12 11 10 9 8 1A 1B 1Y 2A 2B 2Y GND VCC 4B 4A 4Y 3B 3A 3Y VCC CO Q0 Q1 Q2 Q3 CTT LD 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 CR CP D0 D1 D2 D3 CTP GND 74LS00 74LS160 器件引脚图
BS207 七段半导体数码管 74LS48 BCD-七段译码器 VCC Yf Yg Ya Yb Yc Yd Ye 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 A1 A2 LT BI/RBO RBI A3 A0 GND g f GND a b 6 7 8 9 10 a 74LS48 g f b c e D.P d 5 4 3 2 1 e d GND c D.P
VCC Q0 Q1 Q2 Q3 CP M1 M0 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 CR DSR D0 D1 D2 D3 DSL GND 74LS194 74LS194 4位双向移位寄存器
功能和 十进制数 输 入 输 出 显 A3A2A1A0 示 试灯 0 × 1 ×××× 1 1 1 1 1 1 1 8 灭灯 × × 0 ×××× 0 0 0 0 0 0 0 全灭 灭0 1 0 1 0 0 0 0 0 0 0 0 0 0 0 灭0 0 1 2 3 4 5 6 7 8 9 1 1 1 1 1 1 1 1 1 1 1 × × × × × × × × × 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 1 1 1 1 1 0 0 1 1 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 0 0 1 0 1 1 0 0 1 1 1 0 1 1 0 1 1 1 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 0 1 2 3 4 5 6 7 8 9 74LS48功能表