500 likes | 747 Views
第 5 单元 集成触发器. 5. 1 概述. 5 . 2 集成触发器的基本形式. 5.3 各种功能的触发器. 退 出. 触发器的模型. 5. 1 概述. 在计算机系统和数字电路系统中,要具有记忆功能的基本逻辑单元。能够记忆(存储) 1 位二值信号的基本单元统称为触发器( Flip Flop ,简写 FF )。. 图中 A 、 B 表示两个输入信号。对应不同逻辑功能的触发器有不同的名称,通常称为触发端。 Q 端状态作为触发器的输出状态. 5 . 2 集成触发器的基本形式. 5.2.1 基本 RS 触发器.
E N D
第5单元 集成触发器 5.1 概述 5.2 集成触发器的基本形式 5.3 各种功能的触发器 退 出
触发器的模型 5.1 概述 在计算机系统和数字电路系统中,要具有记忆功能的基本逻辑单元。能够记忆(存储)1位二值信号的基本单元统称为触发器(Flip Flop,简写FF)。 图中A、B表示两个输入信号。对应不同逻辑功能的触发器有不同的名称,通常称为触发端。Q端状态作为触发器的输出状态
5.2集成触发器的基本形式 5.2.1 基本RS触发器 基本RS触发器又称直接复位—置位(Reset Set)触发器,是构成各种触发器的最基本单元。 (1)电路结构:
Q Q & G G & 1 2 RD SD RD SD 5.2集成触发器的基本形式 5.2.1 基本RS触发器 1.用与非门组成的基本RS触发器 (1)电路结构:由两个门电路交叉连接而成。 低电平有效 置0端 置1端
(2)工作原理 当Q=1, =0时,称为触发器的1状态。 当 =1,Q=0时,称为触发器的0状态。 功能表 RD SD Qn Qn+1 功能 1 Q Q 0 1 0 0 置0 & G G & 1 2 0 0 RD SD R称为置0输入端 低电平有效 触发器有两个互补的输出端, 1 0 0 1 1 1
当Q=1, =0时,称为触发器的1状态。 当 =1,Q=0时,称为触发器的0状态。 功能表 RD SD Qn Qn+1 功能 1 0 1 0 0 置0 0 1 1 1 置1 S称为置1输入端 低电平有效 触发器有两个互补的输出端, Q Q 0 1 0 1 & G G & 1 2 1 0 1 0 1 0 RD SD
当Q=1, =0时,称为触发器的1状态。 当 =1,Q=0时,称为触发器的0状态。 功能表 RD SD Qn Qn+1 功能 0 1 1 0 0 1 1 0 置0 0 1 1 1 置1 触发器有两个互补的输出端, Q Q 0 1 & G G & 1 2 1 0 0 1 1 1 1 1 0 0 保持 1 1 RD SD
这种输入状态会造成Q=Q=1,既不是0态也不是1态,而且若R=S=1同时变成R=S=0时无法预测Q的变化,所以这种输入组合应避免这种输入状态会造成Q=Q=1,既不是0态也不是1态,而且若R=S=1同时变成R=S=0时无法预测Q的变化,所以这种输入组合应避免 当Q=1, =0时,称为触发器的1状态。 当 =1,Q=0时,称为触发器的0状态。 功能表 RD SD Qn Qn+1 功能 0 0 0 1 0 1 × × 0 0 置0 不定 0 1 1 1 置1 触发器有两个互补的输出端 Q Q 0 0 1 1 0 1 & G G & 1 2 1 0 1 1 0 0 1 1 0 0 保持 1 1 RD SD
触发器与组合电路的逻辑功能描述比较 组合电路 触发器 真值表 状态转换真值表 表达式 特征方程 波形图 波形图 (3).基本RS触发器的功能描述 触发器的主要描述方式与组合电路的逻辑功能描述相似。 触发器特有的描述方法是状态转换图、激励方程、激励表等。
基本RS触发器状态简表 基本RS触发器状态表 说明 0 1 置0 0 0 1 1 0 1 0 0 置0 1 0 置1 1 1 0 0 0 1 1 1 置1 1 1 保持 0 0 不定态 1 1 1 1 0 1 0 1 保持 0 0 0 0 0 1 不定态 应避免 (1)状态转换真值表(又称“状态表”) 触发器的次态不仅与触发信号有关,还与触发器的原来状态有关;将它们与次态的关系用表格的形式来描述,这种表格称为状态转换真值表(又称触发器的特性表)。
特性表和特性方程,全面地描述了触发器的逻辑功能。特性表和特性方程,全面地描述了触发器的逻辑功能。 其中 是基本RS触发器的约束条件,表示 、 不能同时为0。 (2)特性方程(又称状态方程) 基本RS触发器的特性方程:
RD SD 例5.1 在基本RS触发器电路中,已知和的电压波形如图所示,试画出和端对应的电压波形。
基本RS触发器的特点总结: (1)有两个互补的输出端,有两个稳定的状态。 (2)有复位(Q=0)、置位(Q=1)、保持原状态三种功能。 (3)R为复位输入端,S为置位输入端,可以是低电平有效,也可以是高电平有效,取决于触发器的结构。 (4)由于反馈线的存在,无论是复位还是置位,有效信号只需要作用很短的一段时间,即“一触即发”。
(4)集成基本RS触发器74LS279 输入端所标的小尖角相当于带圈的输入符号,为输入端低电平有效
(5).基本RS触发器的应用 利用基本RS触发器的记忆作可以消除上述开关振动所产生的影响。用触发器输出的信号作为开关信号就不会导致误动作。
5.2.2 触发器的各种触发方式的实现 下降沿 上升沿 高电平 低电平 触发脉冲CP的组成 脉冲不同时刻触发的符号
1.电平触发方式 电平触发方式:在CP=1或CP=0期间,输入信号可以控制输出信号。
(1) 同步RS触发器 只有在时钟控制CP端上出现时钟脉冲时,触发器的状态才能改变。这种触发器称为同步触发器。 1.同步RS触发器的电路结构
1 0 0 0 0 0 功能表 0 1 0 1 R S Qn Qn+1 功能 1 0 1 0 0 1 0 1 0 1 1 0 输出状态同S状态 保持 1 1 1 1 0 1 × × 不定 0 1 1 0 输出状态同S状态 2.逻辑功能 当CP=0时,控制门G3、G4关闭,触发器的状态保持不变。 当CP=1时,G3、G4打开,其输出状态由R、S端的输入信号决定。 0 1 1 1 0 0 1 同步RS触发器的状态转换分别由R、S和CP控制,其中,R、S控制状态转换的方向;CP控制状态转换的时刻。
3.波形图 已知同步RS触发器的输入波形,画出输出波形图。
2.边沿控制触发 电平触发在CP=1期间,只要输入信号状态变化,可能造成一个时钟周期内翻转两次或两次以上,以致逻辑动作混乱。利用只在控制信号的上升沿或下降沿那一时刻翻转的边沿触发器就可以解决这个问题。 边沿触发又分为上升沿触发和下降沿触发。 在集成电路内部,通过电路的反馈控制就可以实现边沿触发。常用的电路形式有主从型和维持阻塞型。 想一想:计算机系统中有哪些时钟?改变CPU的主频会有什么效果?
5.3 各种功能的触发器 RS触发器具有“置1”、“置0”和“保持”的功能。还有具有其他功能的触发器。 市面上触发器的类型除了RS触发器外,还有JK触发器、D触发器、T触发器和T’触发器,其中JK触发器的功能是最全面的,除具有“置1”、“置0”和“保持”功能外,还有“翻转”功能。掌握各种触发器的符号及功能是正确使用触发器的基础。
Q Q C1 1K 1J CP 5.3.1 JK触发器 1.JK触发器的基本特性 JK触发器具有“置1”、“置0”、“保持”和“翻转”的功能。 JK触发器在脉冲下降沿到来时刻触发。
JK触发器 功能表 J K Qn Qn+1 功能 0 0 0 0 0 1 0 1 0 1 0 1 0 0 0 1 输出状态同J状态 保持 1 0 1 0 0 1 1 1 输出状态同J状态 1 1 1 1 0 1 1 0 Qn+1=Qn JK触发器逻辑功能的几种表示方法 (2)特性方程: (1)功能表:
JK触发器的驱动表 Qn→ Qn+1 J K 0 0 0 1 1 0 1 1 0 × 1 × × 1 × 0 (3)状态转换图 图中圈内是Q的状态,箭头的起点对应的圈表示触发器的现态Qn,箭头指向的圈表示触发器的次态Qn+1。箭头旁边J、K表示获得箭头所示翻转所需的JK取值组合。
3.JK触发器的波形分析 例5.3:设下降沿触发的JK触发的时钟脉冲和J、K信号的波形如图,画出输出端Q的波形。设触发器的初始状态为0。
T触发器特性方程: Q Q Q Q T触发器的功能表 C1 1T 1K C1 1J T Qn Qn+1 功能 0 0 0 1 1 0 1 1 0 1 1 0 Qn+1= Qn CP T Qn+1= Qn 5.3.2 T触发器和T’触发器 将JK触发器的J和K相连作为T输入端就构成了T触发器。
Q Q C1 1T 1 CP T’触发器的特性方程: Q 当T触发器的输入端为T=1时, 称为T’触发器。
Qn+1 D触发器的功能表 D Qn 功能 0 0 1 1 0 1 0 1 0 0 1 1 输出状态 同D状态 Q Q C1 R 1D S ∧ S R D D 5.3.3 D触发器 1.D触发器的基本特性 D触发器具有“置1”、“置0”和“保持”的功能。 RD——直接置0端,低电平有效;SD——直接置1端;低电平有效。 RD和SD不受CP和D信号的影响,具有最高的优先级。 D触发器的特性方程为:Qn+1=D
2.波形分析 例5.4:画出上升沿翻转的D触发器的输出端Q的波形。 解:在波形图时,应注意以下两点: (1)触发器的触发翻转发生在CP的上升沿。 (2)判断触发器次态的依据是CP上升沿前一瞬间输入端D的状态。
4.D触发器的应用 (1)构成计数器 构成的4进制计数器。 想一想:比较用JK触发器构成的4进制计数器和用D触发器构成的计数器,其连接方法主要差异是什么?
(2)构成寄存器 设触发器的初态为Q2Q1=01,其后输入数据发生变化,在脉冲的上升沿变为D2D1=11,使得存储的数据Q2Q1=11。
(3)抢答电路 实验
本单元学习指导 • 触发器由于具有记忆存储作用,它可以将各种数字信息存储起来,供信息处理时使用,从而在数字系统中运用极为广泛。 • 触发器的类型,从逻辑功能上区分,有RS触发器,D触发器,JK触发器,T触发器,T’触发器。从结构上区分,有:基本RS触发器,钟控触发器,主从触发器,边沿触发器。 • 触发器的结构往往包含反馈结构,这一结构使得电路的输出不仅与当前的输入信号有关,而且与电路原来的输出状态有关。为表征不同时间段的相互影响,在触发器的分析过程中,通常会用到Qn来表示于某一状态,而用Qn+1来表示其下一种状态。
本单元学习指导 • 触发器运用于数字电路中时,其工作通常要按一定的时钟频率进行,控制触发器工作频率的脉冲称为时钟脉冲。有时钟脉冲作控制信号的触发器可以通过时钟脉冲控制触发器的翻转时刻,常见的翻转时刻有CP=1或CP=0期间、上升沿或下降沿四种,翻转时刻可以从触发器逻辑符号中CP输入线的表示方法中了解。
本单元学习指导 CP触发方式 • 对一个触发器逻辑功能的分析,通常通过状态转换真值表、特征方程、状态转换图和工作波形几种形式。 • 常用的几种触发器性能方程。
各种触发器的特性方程、触发方式 名称 特性方程 基本RS触发器 同步RS触发器 同步D触发器 JK触发器 D触发器 T触发器 T’触发器
实验五基本RS触发器的构成,抢答器和二—四分频电路 一、实验目的 • 1. 熟悉并掌握RS触发器的构成,工作原理和功能测试方法。 • 2. 学会正确使用触发器集成芯片。
二、实验仪器及材料 • 1. 双踪示波器。 • 2. 器件: • 74LS00 二输入端四与非门1片 • 74LS175 4D触发器1片 • 74LS74 双J—K触发器1片
三、实验内容 1. 基本RSFF功能测试 基本RS连接图
2.四人抢答电路 参见实验电路,试用不同的时钟频率输入,用手按动按钮,说明为保证报答成功,输入时钟脉冲的频率为什么要大于10KHz以上。
3.利用JK触发器触发器实现四分频电路 (1)实验电路参照下,图有两种接法,实现输出脉冲的频率只有输入脉冲频率的四分之一。比较两种接法的不同之处。然后画出实际利用74LS73的实际连接线图。注意CLR端的连接。认真观察灯变化的规律。 (2)画出波形图,注意翻转时刻。比较两种接法画波形的依据有何不同。
4.利用2个D触发器连接成四进制计数器 要求自行画出两种连接电路。其中一种是2个D触发器的CP端连接在一起接外来CP,另一种是分开连接不同的CP脉冲。观察实现现象并分析。
四、实验报告 • 1. 整理实验数据、图表并对实验结果进行分析讨论。 • 2. 写出实验内容2的实验步骤及表达式。 • 3. 画出实验2的电路图及相应表格,画出实验3、4的电路连线图与及电路原理分析及波形图。 • 4.接单脉冲时,为什么有时按动一下,输出端可能会翻转几次?而接1Hz输入脉冲时没有这种现象?
五、想想做做 设计一块利用JK触发器或D触发器构成八进制计数器,同时,在实现每次八分频的同时输出一个脉冲信号给后续电路。
本单元结束 返回本单元目录 退出