340 likes | 519 Views
BSC 单板(三). BSC 单板. CLKG 单板 MP / MP2 单板. CLKG 单板. CLKG (时钟产生板)单板为 BSC 的时钟产生板,采用热主备设计,主备 CLKG 锁定于同一基准, 以实现平滑倒换。 CLKG 单板将来自 DTB (数字中继板) 或 SDTB (光数字中继板)的时钟基准 8 K 帧同步信号、来自 BITS (大楼综合定时源)系统的 2 MHz / 2 Mbps 信号或来自 GCM 板的 8 K 时钟( PP2S 、 16 CHIP )信号作为本地的时钟基准参考,保持与上级局的时钟同步。
E N D
BSC单板 • CLKG单板 • MP / MP2单板 2
CLKG 单板 • CLKG(时钟产生板)单板为 BSC的时钟产生板,采用热主备设计,主备 CLKG锁定于同一基准, 以实现平滑倒换。 • CLKG单板将来自 DTB (数字中继板) 或 SDTB(光数字中继板)的时钟基准 8 K帧同步信号、来自 BITS(大楼综合定时源)系统的 2 MHz / 2 Mbps信号或来自 GCM板的 8 K时钟(PP2S、16 CHIP)信号作为本地的时钟基准参考,保持与上级局的时钟同步。 • CLKG板既可以提供基准丢失的告警信号,也可对基准信号进行降质判别。 3
CLKG 单板内容 • 功能 • 原理 • 面板 • 指示灯 • 按键 • 跳线器 • 后插板 4
CLKG 单板功能 • 通过 RS485总线与主控单板 OMP / OMP2 通信; • 通过后台配置或手动选择时钟基准来源,可通过软件屏蔽手动倒换功能, 手动选择基准顺序为: 2Mbps1→2Mbps2→2MHz1→2MHz2→8K1→8K2→8K3→NULL; • 通过更改恒温槽晶体振荡器及软件可选择输出时钟标准为二级或三级; • 输出 15 路 16.384 M、8 K、PP2S 时钟信号给 UIM(通用接口模块) ; 5
CLKG 单板功能 • 进行时钟丢失和输入基准降质判别; • 具备 SRAM(静态随机存取存储器)失效告警、恒温槽告警、基准和输出时钟信号丢失告警,基准降质告警、基准频偏超标告警、锁相环鉴相失败告警功能。根据这些告警信息,可以快速定位时钟板当前工作状态和故障位置; • 提供频率调整旋钮。当 VCXO(压控晶体振荡器)的石英晶体老化引起中心频率偏移一定范围后,可进行调整。 6
CLKG 单板原理 CLKG 由 MCU(微控制单元)子系统、时钟基准选择子系统、时钟锁相及驱动分发子系统、主备控制子系统和 PP2S 产生器组成,工作原理如下: • MCU完成单板的管理及与系统控制单元的通信,实现时钟控制算法,根据时钟锁相单元提供的数据控制输出时钟信号; • 时钟基准选择子系统实现电路域同步时钟的基准选择,包括 BITS、线路时钟、GCM 锁相的 8 K同步时钟; 8
CLKG 单板原理 • 时钟锁相及驱动分发子系统实现电路域的同步时钟锁相功能;GPS(全球定位系统)时钟 PP2S 的整形、驱动和分发;电路域时钟的驱动、分发; • 主备控制子系统实现主备倒换功能,具备命令倒换、手工倒换、故障倒换、复位倒换方式,在维护性倒换的情况下对系统造成的误码影响小于 1%; • PP2S 产生器将来自 GCM 单板的参考 PP2S 信号整形后发送给系统中的UIM 单板。 9
CLKG单板指示灯说明表 11
CLKG单板指示灯说明表 12
CLKG单板指示灯说明表 13
CLKG面板按键说明表 14
CLKG 单板上的跳线器 • X40、X41、X44、X45:用于设置 BITS时钟第一路 2 Mbps(2MBits0)的匹配阻抗。 设置方法如下: 短路 1 脚、2脚表示匹配阻抗为 75Ω; 短路 2 脚、3脚表示匹配阻抗为 120Ω。 • X42、X43、X46、X47:用于设置 BITS时钟第二路 2 Mbps(2MBits1)的匹配阻抗。 设置方法如下: 短路 1 脚、2脚表示匹配阻抗为 75 Ω; 短路 2 脚、3脚表示匹配阻抗为 120Ω。 16
CLKG 单板上的跳线器 • X53、X54:用于设置两路 2 Mbps 时钟输入同轴电缆的外壳接地。设置方法如下: 匹配阻抗为 75 Ω时,短路 1 脚、2 脚表示同轴电缆的外壳接保护地; 匹配阻抗为 120 Ω时,断开 1 脚、2 脚。 • X55、X56:用于设置两路 2 MHz 时钟输入同轴电缆(75 欧姆)的外壳接地。1 脚与2脚短路时表示外壳接保护地,一般情况下断开 1 脚、2 脚。 • X48、X50:调试时设置,单板正常工作时断开; • X60:用于设置 RS485 连接关系的跳线器。 设置方法如下: 短路 3 脚、5脚以及 4 脚、6 脚表示用计算机串口下载; 短路 1 脚、3脚以及 2 脚、4 脚表示通过 RS485 与后台通信。 17
CLKG 单板对应的后插板为 RCKG1(CLKG 后插板 1)和 RCKG2(CLKG 后插板 2) ,联合提供 CLKG 的对外接口。RCKG1 配置在控制插箱的槽位 13,RCKG2配置在控制插箱的槽位 14。 RCKG1 和 RCKG2 的面板如右图所示。 CLKG 单板的后插板 18
MP / MP2单板 • MP(主处理器单元:子卡类型为 SCT_3G_PPC755)/ MP2(主处理器单元 2型:子卡类型为 SCT_3G_85XX)是 BSC的主处理板,具有极强的处理能力。 • 单板内部通过标准 PCI(外围控制器接口)总线挂接各种外围器件以实现主备 MP的倒换功能。 20
MP / MP2单板内容: • 功能 • 原理 • 面板 • 指示灯 • 按键 • 面板接口 • 后插板 21
MP / MP2 单板功能 • 一块 MP / MP2 单板上设计有两套 CPU处理器,称为 CPU子卡。两套 CPU子卡的软件层面相互独立。 • 当单板需要拔出时,由硬件信号通知两套 CPU子卡分别倒换成备用。各 MP / MP2单板进行 1+1 备份时,不能采用一块单板上的两套 CPU来构成,而必须使用两块单板上对应位置的两套 CPU子卡来构成主备。 • 通过在 MP / MP2 的 CPU子卡上加载不同的功能软件,可构成多种不同的功能模块。 • 说明: 当将 MP / MP2 上一个 CPU的模块类型配置为 OMP / OMP2时,常称作 OMP / OMP2 单板。 22
MP / MP2单板原理 • 一块 MP / MP2 单板上包括 2 套CPU子系统, 分别称之为 CPU_A子系统、 CPU_B子系统。2套 CPU子系统相互独立,其中 CPU_A为主控管理模块。 • 除了 2 套CPU子系统外,模块上还有各类物理接口:提供控制流、媒体流以太网接口。 • 当配置为 OMP / OMP2 模块时,对外还提供各种监控 485接口和与后台操作维护系统 NetNumen™ M3 (ZXC10 BSSB)相连的以太网接口(见原理图中虚线部分的接口) 。 26
OMP / OMP2的后插板为 RMPB,其它 MP / MP2板对应的后插板为空面板。 RMPB面板示意图