1 / 45

Часть 2. Аппаратные интерфейсы микропроцессорных систем управления электроприводами.

Часть 2. Аппаратные интерфейсы микропроцессорных систем управления электроприводами. 2.1. Интерфейс с силовым преобразователем энергии. 2.1.1 . Структура встроенного широтно-импульсного модулятора. IGBT и MOSFET транзистор ы.

tender
Download Presentation

Часть 2. Аппаратные интерфейсы микропроцессорных систем управления электроприводами.

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. Часть 2. Аппаратные интерфейсы микропроцессорных систем управления электроприводами. 2.1. Интерфейс с силовым преобразователем энергии.

  2. 2.1.1. Структура встроенного широтно-импульсного модулятора. IGBTи MOSFETтранзисторы

  3. Структура встроенного широтно-импульсного модулятора микроконтроллеров TMS320F28XX

  4. Модули, формирующие два взаимосвязанных широтно-модулированных сигнала EPWMxA и EPWMxB

  5. Каждый модуль состоит из следующих субмодулей: • субмодуль базового таймера ШИМ (Time Base); • субмодуль сравнения(Counter Compare); • субмодуль реализации события (Action Qua • lifier); - субмодуль генератора «мертвого времени» (Dead band); - субмодуль высокочастотной модуляции (PWM Chopper); - субмодуль аварийного выключения (Trip Zone); - субмодуль формирования запросов прерывания и запуска АЦП (Event Trigger and Interrupt);

  6. 2.1.2. Субмодуль базового таймера ШИМ.

  7. 16-разрядный реверсивный счетчик (UP/DOWN Couner). • Режим счета вперед • Режим счета назад Режим реверсивного счета

  8. Структура регистра TBCTL. Структура регистра TBSTS

  9. 2.1.2. Субмодуль сравнения.

  10. Структура регистра CMPCTL.

  11. 2.1.3. Субмодуль реализации события. Программирование необходимых событий осуществляется с помощью регистров AQCTLA и AQCTLB с аналогичной структурой: Структура регистра AQSFRC

  12. Структурарегистра AQCSFRC

  13. 2.1.4. Субмодуль генератора «мертвого времени».

  14. Управление режимом работы субмодуля осуществляется с помощью регистра DBCTL, структура которого представлена ниже Величина задержки положительного перепада и величина задержки отрицательного перепада сигналов ШИМ задается с помощью регистров DBRED и DBFEDсоответственно:

  15. 2.1.5. Субмодуль высокочастотной модуляции. В данном субблоке импульсы широтно-модулированных сигналов управления ключами силового преобразователя модулируются высокочастотным импульсным сигналом :

  16. Структурная схема субмодуля высокочастотной модуляции

  17. Задание большей длительности первого импульса модулирующей последовательности для обеспечения быстрого переключения силового транзистора

  18. Структура регистра PCCTL

  19. 2.1.6. Субмодуль аварийного выключения. Структура регистра TZSEL. Структура регистра TZCTL

  20. Структура регистра TZEINT Структура регистра TZFLG

  21. 2.1.6. Субмодуль формирования запросов прерывания и запуска АЦП. Структура регистра ETSEL Структура регистра ETPS

  22. Структура регистра ETFLG

  23. 2.2. Интерфейс с датчиками обратных связей.2.2.1. Интерфейс с датчиком положения.2.2.1.1. Оптический энкодер в качестве датчика положения.

  24. Устройство сопряжения и реверсивный счетчик

  25. Микроконтроллеры семейства TMS320F283XX оснащены специальным интерфейсным модулем, аппаратно выполняющим описанные преобразования:

  26. 2.2.1.2.Блок квадратурного декодера.

  27. Формирование сигнала направления счета QDIR Структура регистра QDECCTL

  28. 2.2.1.3.Блок счетчика положения.Структура регистра QEPCTL Структура регистра QPOSCTL

  29. 2.2.1.4. Блок фиксации квадратурных импульсов.

  30. Базовый таймер

  31. Данный способ вычисления скорости поясняется на рисунке:

  32. Структура регистра QCAPCTL

  33. 2.2.1.4. Блок сторожевого таймера.

  34. I – импульсный элемент Q – квантование по уровню Ш - шифратор U(t) U*(n) Ш Q I 2.2.2. Интерфейс с аналоговыми датчиками.2.2.2.1. Принципы аналого-цифрового преобразования. • Обобщенная структурная схема АЦП • Идеальная статическая характеристика 3-разрядного АЦП

  35. Структурная схема АЦП последовательных приближений

  36. Структурная схема параллельного (Flash) АЦП

  37. Структурная схема АЦП двойного интегрирования

  38. Процесс преобразования состоит из трех фаз:

  39. Сигма-дельта АЦП

  40. 2.2.2.1. Параметры аналого-цифровых преобразователей. Ошибка биполярного смещения нуля (Bipolar Zero Error) и ошибка униполярного смещения нуля (Zero Offset Error)

  41. Дифференциальная нелинейность

  42. Интегральная нелинейность (INL – Integral Nonlinearity) илиотносительная точность (Relative Accuracy) АЦП

  43. Аппертурная погрешность

  44. Упрощенная схема«устройства выборки-хранения» (УВХ) (Track/Hold Unit).

  45. Работа реального УВХ

More Related