690 likes | 1.27k Views
התקני מוליכים למחצה פרק 12 טרנזיסטור MOS. פרופ' אבינעם קולודני. טרנזיסטור MOS : הרעיון. Source. +Vg. Drain. למדנו קודם: קבל MOS נלמד עכשיו: קבל MOS משולב עם שתי דיודות. זהו טרנזיסטור!. V S. V D. P. N. N. נקרא גם FET או MOSFET ( F ield E ffect T ransistor).
E N D
התקני מוליכים למחצהפרק 12טרנזיסטור MOS פרופ' אבינעם קולודני
טרנזיסטור MOS: הרעיון Source +Vg Drain • למדנו קודם: • קבל MOS • נלמד עכשיו: • קבל MOS משולב עם שתי דיודות. זהו טרנזיסטור! VS VD P N N נקרא גם FET או MOSFET (Field Effect Transistor)
תזכורת: צומת בממתח הפוך כמבודד +V2 +V1 N N P-type 0V
Drain Vg VD G Source VS W D N N L B P מבנה תלת ממדי וסמל סכמטי S
Source Drain Gate VS VD N N מבט מלמעלה וחתך בטרנזיסטור MOS W L L
Vg Metal Oxide - - - - - - - - - - - - - - - - - P-type Semiconductor לב הטרנזיסטור הוא קבל MOS Total Gate Charge Qg -Qdep -Qinv VT Gate Voltage Vg
Source +Vg Drain VS VD P N N חישוב הזרם בטרנזיסטור MOS
G S D B קיבלנו קשר לינארי IDS VDS Trans-Resistor = Transistor
D G B VGS S אפייני זרם-מתח של טרנזיסטור
"תופעת הצביטה" (pinch-off) Linear region Onset of saturation Strong Saturation
תחום אומי ("לינארי") Schematic view of an n-channel under bias below pinch-off.
סדרת ציורים של פתרון פוטנציאל דו-ממדי • המקור: S. Dimitrijev, “Interactive MATLAB Animations forUnderstanding Semiconductor Devices” • ההתקן: • גובה פס ההולכה מוצג ע"י עצמת צבע אדום, וגם כמשטח מעל מישור x-y Vg 0 Volts Vd y x
Vg=0 Vd=0.4
Vg=VFB Vd=0.4
Vg=1 Vd=0.4
Vg=2 Vd=0.4
Vg=3 Vd=0.4
Vg=4 Vd=0.4
Vg=5 Vd=0.4
Vg=0 Vd=2.0
Vg=VFB Vd=2.0
Vg=1 Vd=2.0
Vg=2 Vd=2.0
Vg=3 Vd=2.0
Vg=4 Vd=2.0
Vg=5 Vd=2.0
Vg=3 Vd=5
D -4 x 10 6 VGS= 2.5 V 5 G Resistive Saturation B 4 VGS= 2.0 V VGS S (A) 3 VDS = VGS - VT D I 2 VGS= 1.5 V 1 VGS= 1.0 V 0 0 0.5 1 1.5 2 2.5 V (V) DS תחומי הפעולה של הטרנזיסטור:קטעון, אוהמי (לינארי), רוויה
MOSFET Analogy: Cutoff region (Vg<VT) No water flow because of the barrier “source” “drain” “gate”
MOSFET Analogy: Linear region Strong inversion everywhere (Vg>>VT) Higher Vg means lower barrier; Water flows down to the drain “source” “drain” “gate”
MOSFET Analogy: Still in Linear region Vd is a little higher, but still strong inversion everywhere This means deeper drain; Stronger water flow Previous Vd level “source” “drain” “gate”
MOSFET Analogy: saturation region (Vd=vg-VT)Weakinversion near the drain Even deeper drain: more current; This is the edge of saturation “source” “drain” “gate” “gate”
MOSFET Analogy: deeper saturation (Vd>vg-VT) “Waterfall” formed; Water current flow cannot grow further;It is saturated and independent of Vd “source” “gate” “gate” “drain”
Vg Vg G S D B P-MOS N-MOS Source Drain Source Drain VS VS VD VD P N N N P P Channel=N Channel=P G Source of Electrons Source of Holes S D B
אפייני NMOS בהשוואה ל- PMOS • n-channel. VD, VG, VT, and ID are positive; • p-channel. All quantities negative.
D G B MOS transistors Types and Symbols D D G G S S S Depletion(VT<0) NMOS Enhancement NMOS D D G G B S S PMOS Enhancement
-4 -4 x 10 x 10 2.5 6 VGS= 2.5 V VGS= 2.5 V 5 2 Resistive Saturation VGS= 2.0 V 4 VGS= 2.0 V 1.5 (A) (A) 3 D D VDS = VGS - VT I I VGS= 1.5 V 1 2 VGS= 1.5 V VGS= 1.0 V 0.5 1 VGS= 1.0 V 0 0 0 0.5 1 1.5 2 2.5 0 0.5 1 1.5 2 2.5 V (V) V (V) DS DS אפקטים בהתקנים קטנים(short channel effects) Long Channel Short Channel