110 likes | 362 Views
Paměťové registry z D obvodů. Realizace paměťových registrů pomocí D obvodů 1 - s obecnými bloky obvodů D 2 - s obvody 7474 (2x D s nulováním a nastavením) 3 - s obvody 7475 (4bitový střadač) 4 - s obvody 74175 (4bitový paměťový registr) 5 - s obvody 74174 (6bitový paměťový registr).
E N D
Realizace paměťových registrů pomocí D obvodů 1 - s obecnými bloky obvodů D 2 - s obvody 7474 (2x D s nulováním a nastavením) 3 - s obvody 7475 (4bitový střadač) 4 - s obvody 74175 (4bitový paměťový registr) 5 - s obvody 74174 (6bitový paměťový registr)
2 - s obvody 7474 ( 2x D obvody s nulováním a nastavením ) • CP1; CP2 - hodinové pulsy • D1; D2 - datové vstup • S1; S2 - asynchronní vstupy S • R1; R2 - asynchronní vstupy R • Q1; Q2 - výstupy • /Q1; /Q2 - negované výstupy • obsahuje 2 D obvody s nulovacím vstupem R a nastavovacím vstupem S • reaguje na náběžnou hranu hodinového impulsu CP • Signál L na vstupu S1 (S2) nastavuje výstup Q1 (Q2) na hodnotu H • Signál L na vstupu R1 (R2) nastavuje výstup Q1 (Q2) na hodnotu L • Vstupy S1 (S2) a R1 (R2) mají větší prioritu než vstup D1 (D2)
3 - s obvody 7475 (4bitový střadač) • E01; E23 - hodinové pulsy • D0 – D3 - datové vstupy • Q0 – Q3 - výstupy • /Q0 - /Q3 - negované výstupy • obsahuje 4 D obvody (paměťové buňky) pro zápis vstupní informace • reaguje na náběžnou hranu hodinového impulsu CP, který je přiveden na vstupy E01 a E23
4 - s obvody 74175 ( 4bitový paměťový registr ) • CP - hodinové pulsy • D0 - D3 - datové vstupy • MR - nulování registru • Q0 - Q3 - výstupy • /Q0 - /Q3 - negované výstupy • obsahuje 4 D obvody (paměťové buňky) s nulovacím vstupem • reaguje na náběžnou hranu hodinového impulsu CP • Nulování registru je signálem L na vstupu MR
5 - s obvody 74174 ( 6bitový paměťový registr ) • CP - hodinové pulsy • D0 – D5 - datové vstupy • Q0 – Q5 - výstupy • MR - nulování registru • obsahuje 6 D obvodů (paměťových buněk) s nulovacím vstupem • reaguje na náběžnou hranu hodinového impulsu CP • Nulování registru je signálem L na vstupu MR