50 likes | 207 Views
Journées IN2P3 VLSI/FPGA/PCB Lyon – 06/2012. AsAd for GET front-end Caractéristiques et prospective. Sommaire : Qu’est ce que GET? Description d’AGET Fonctionnalités d’AsAd Status et prospective AsAd. J.PIBERNAT 1/5. Qu’est ce que GET?. Architecture hardware de GET. Journées IN2P3
E N D
Journées IN2P3 VLSI/FPGA/PCB Lyon – 06/2012 AsAd for GET front-end Caractéristiques et prospective • Sommaire: • Qu’est ce que GET? • Description d’AGET • Fonctionnalités d’AsAd • Status et prospective AsAd J.PIBERNAT 1/5
Qu’est ce que GET? Architecture hardware de GET Journées IN2P3 VLSI/FPGA/PCB Lyon – 06/2012 • 256 →33792canaux (Énergie/Position) • Dynamiques ajustables • Auto-déclenchement • Taux de1khit/s Membres de la collaboration GET J.PIBERNAT 2/5 Financement
Description d’AGET L’architecture GET profite des nombreuses ressources fournies par le chip AGET Journées IN2P3 VLSI/FPGA/PCB Lyon – 06/2012 1 chip→ 64 canaux • Par voie: • 1 Préamp. (4 gammes) • 1Filtre (16 cst de temps) • 1Mem. Analog. Circulaire • 1 Discri. à seuil (8bits) • 1 Hit mem. 1bit AGET by (P. Baron/E. Delagnes/ F. Druillole) J.PIBERNAT 3/5
Fonctionnalité d’AsAd AsAd héberge 4 AGET (256 voies) Journées IN2P3 VLSI/FPGA/PCB Lyon – 06/2012 • 4 ADC 12bits (ADS6422) • 1FPGA (Actel A3PE1500) • 1 décodeur protocole ASIC • 1décodeur protocole carte • gestion synchro. par PLL • gestion cal. ASIC • gestion entrées analog • gestion ID carte • gestion de l’inspection • 5 Alim. sur carte avec 1 seul 3.6V • Auto-protection (surveillance V,I, T°) AsAd by (Service Electronique & Acquisition) J.PIBERNAT 4/5
Status & prospective AsAd Prototype V1.1 Status: Journées IN2P3 VLSI/FPGA/PCB Lyon – 06/2012 • Tests fonctionnels: 100% des block OK • Tests de qualification • Pb convertisseur DC/DC (pompe de charge) • AsAd V1.2 Prospective: • Préampli externe autres applis • Système très intégré pour phy. nuc: Moins de voies MAIS traitement depuis le signal jusqu’au stockage des data formatées J.PIBERNAT 5/5