270 likes | 528 Views
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES. ELEMENTOS DE MEMORIA: LATCHES Y FLIP-FLOPS Continuacion…. Latch tipo D. Latch tipo D con habilitación. Latch tipo JK. Latch tipo JK. Latch tipo JK. Latch tipo T. Latch tipo T.
E N D
UNIDAD VI: CIRCUITOS LÓGICOS SECUENCIALES ELEMENTOS DE MEMORIA: LATCHES Y FLIP-FLOPS Continuacion….
DESVENTAJA LATCHs Los circuitos de latch no son adecuados para usarse en circuitos lógicos secuenciales síncronos. La desventaja de los latchs radica en que cualquier cambio no deseado en la entrada cuando la señal de control esta activa, genera cambio en la salida. Esto puede suceder con el ruido.
FLIP-FLOPS Los circuitos denominados FLIP-FLOPs resuelven el problema de los latchs restringiendo los instantes en los que se puede cambiar el estado de los elementos de memoria. Esto lo hace por medio de una señal de tiempo especial llamada reloj. Los FLIP-FLOPs constituyen los elementos básicos de los circuitos lógicos secuenciales síncronos.
FLIP-FLOP TIPO D 1 1
OTRO PROBLEMA Hasta ahora en todos nuestros análisis hemos asumido un estado inicial para los valores de salida de latch y flip-flops ¿Que debe hacerse para establecer un estado inicial en un FLIP-FLOP o en un LATCH?
SET Y RESET ASINCRONO PR = SET CLR = RESET
ANALIZAR CIRCUITO Suponga que inicialmente Q0=Q1=Q2=0
ANALIZAR CIRCUITO Antes de iniciar el análisis suponga que se presiona y se suelta el pulsador