180 likes | 355 Views
ВУ. ОЗУ. ПЗУ. CS. CS. CS. Процессорный модуль. АВ 15:0 . Селектор адреса. Распределение адресного пространства. ВУ. ОЗУ. ПЗУ. CS. CS. CS. 10. 10. Процессорный модуль. А 11. А 10. А 12. АВ 15:0 . Банк L. Банк L-1. Банк 0. Банк 1. CS. CS. CS. CS. A[15:0].
E N D
ВУ ОЗУ ПЗУ CS CS CS Процессорный модуль АВ15:0 Селектор адреса Распределение адресного пространства
ВУ ОЗУ ПЗУ CS CS CS 10 10 Процессорный модуль А11 А10 А12 АВ15:0
Банк L Банк L-1 Банк 0 Банк 1 CS CS CS CS A[15:0] A[15:0] A[15:0] Процессорный модуль A[15:0] A, D, Y Дешифратор Регистр № банка
Все временные сигналы динамической памяти определены относительно сигнала CLK
Динамическое ОЗУ Адрес ОЗУ Мультиплексор Адрес с системной шины Трг. Ргн. S R Счетчик адреса регенерации +1 Таймер 2 мС & На вход HOLD МП CLK
А7:0 Регистр и дешифратор номера столбца 1 2 3 512 1 Регистр и дешифратор номерастроки Накопитель 128512 2 3 CAS CAS CAS 128 Буфервходныхданных Буфервыходныхданных RAS RAS RAS DO DI WE WE БИС динамического ОЗУ
RAS A A[7:0] A[15:8] CAS DO WE DI Временная диаграмма работы БИС динамического ОЗУ
Буф. 1 AB(15:8) MUX 2 AB(7:0) OUT(6:0) Буф. 2 MUX 1 Счетчик адреса регенерации RD RAS0 L WR RAS1 Буф. 3 Арбитр RAS2/OUT7 PCS RAS3/B0 REFR Триггер регенерации CAS WE XACK X0 Таймер X1/CLK SACK Синхрогенератор 16/64 Контроллер динамического ОЗУ
Однократно программируемое ПЗУ (OTP,PROM)
Увеличение количества ячеек памяти