100 likes | 279 Views
eZdsp TM LF 2407. Predstavitev kartice in najpomembnej ših enot v TMS320LF2407. Evgen Urlep. EVM eZdsp. LPT. Digitalni signalni procesor TMS320LF2407 (3.3V, 16-bitni fixpoint) Zmogljivost jedra 40MIPS 64 kW ex. programskega/podatkovnega pomnilnika 32 kW (on chip) FLASH pomnilnika
E N D
eZdsp TM LF 2407 Predstavitev kartice in najpomembnejših enot v TMS320LF2407 Evgen Urlep
EVM eZdsp LPT • Digitalni signalni procesor TMS320LF2407 (3.3V, 16-bitni fixpoint) • Zmogljivost jedra 40MIPS • 64 kW ex. programskega/podatkovnega pomnilnika • 32 kW (on chip) FLASH pomnilnika • Oscilator 20 MHz • 3 razširitveni konektorji (analogni,dig., razširitve) • Napajalna napetost 5V (200mA) • Prevajalnik TI code composer, LPT JTAG • Dva načina delovanja: • Mikrokrmilnik – 2 kW RAM , 544W Dual port RAM • Mikroprocesor – 64 kW zunanji RAM
Periferija 320LF2407 • Digitalni vhodi/izhodi • Splošnonamenski I/O (max. 40) • 2 x Inkrementalni dajalnik • 16 x PWM izhodi • 4 x Časovniki • SPI, SCI, CAN • Analogni vhodi • 16 unipolarnih analognih vhodov (0-3.3V) • Multipleksirani, 10-bitni, čas konverzije 500ns
Razdelitev pomnilniškega področja SARAM – Single Access RAM DARAM – Dual Access RAM
Priključki I/O razširitveni priključek JTAG vmesnik LED IOPC:0 Paralelnavrata JTAG vmesnik Napajanje 5V Analogni vhodi I/O vmesnik
Najpomembnejše enote v TMS320LF2407 • Splošnonamenski I/O • Prekinitveni modul • 16-bitni generator dogodkov • EVA,EVB • A/D pretvornik
Splošnonamenski I/O (40) • Funkcija (0= splošna,1=osnovna) MCRA,MCRB,MCRC • Tip pina (0=vhod/1=izhod) • Stanje pina (0,1) } PxDATDIR ,x=A,B,C,D,E
Prekinitveni modul • 6 nivojev prekinitev • Zunanji vir (RESET,XINT1,XINT2…) • Notranji vir (periferija) • Programski vir (INTR,NMI,TRAP)
16-bitni generator dogodkov (EVA,EVB) • Števci TxCNT (x=1,2;3,4) • Primerjalni registri TxCMPR • Registri periode TxPER • Kontrolni register TxCON • Zunanji/notranji takt • Programabilni delilnik za vsak števec • Nastavitve prekinitev ob (underflow, overflow, timer compare, period) • Nastavitev smeri štetja z vhodom TDIRx • Programabilni mrtvi čas • Simetrični, asimetrični, SVM PWM • Kvadraturno vezje za ID Blokovni diagram EVA
Analogna vrednost-VREFLO Dig.vr.=1023 VREFHI-VREFLO A/D pretvornik • 10-bitno jedro z vgrajenim S/H • 16 multipleksiranih vhodov • 2x Programabilni sekvencer • Možnost starta A/D pretvorbe z EVA,EVB, zunanje z ADCSOC pinom, ali programsko • Ob koncu pretvorbe možnost generiranja prekinitev