160 likes | 525 Views
1 、门电路的线与、一般门电路线与的后果 2 、 TTL 三态门、总线制联接 3 、 OC 门、外接上拉电阻 4 、 TTL 集成门电路使用注意事项 5 、 NMOS 非门及特点. +U CC. PMOS 管. G. S. T 2. CMOS 电路. D. A. F. D. T 1. NMOS 管. S. G. 二、 CMOS 非门. T 1 为驱动管, T 2 为负载管 , g m1 》g m2. u gs2 = U CC. 导通. +U CC. G. S. T 2. D. A. F. D. T 1. 截止. S.
E N D
1、门电路的线与、一般门电路线与的后果 2、TTL三态门、总线制联接 3、OC门、外接上拉电阻 4、TTL集成门电路使用注意事项 5、NMOS非门及特点
+UCC PMOS管 G S T2 CMOS电路 D A F D T1 NMOS管 S G 二、 CMOS非门 T1为驱动管,T2为负载管,gm1》gm2
ugs2=UCC 导通 +UCC G S T2 D A F D T1 截止 S G 工作原理: ui=0 u0=“1”
截止 +UCC G S T2 D A F D T1 导通 S G 工作原理: ui=1 u0=“0”
+UDD T4 T3 Y T2 B T1 A 2. CMOS与非门 T1 ,T2为驱动管,T3, T4为负载管,gm1 , gm2 》gm3,gm4 (1)当输入A,B为高电平时,T1 ,T2导通, T3 ,T4截止,输出为低电平。 (2)当输入A或B为低电平时, 驱动管截止,负载管导通,输出为高电平。
输入源极 输出漏极 (1)当C接高电平VDD, 接低电平0V时,若uI在0V--VDD的范围变化,至少有一管导通,相当于一闭合开关,将输入传到输出,即uO=uI。 (2)当C接低电平0V, 接高电平VDD,uI在0V--VDD的范围变化时,T1和T2都截止,输出呈高阻状态,相当于开关断开。 T2 VDD uO uI TG uI uO C T1 C 4. CMOS传输门(模拟开关)
5. CMOS电路的优点 1. 静态功耗小。 2. 允许电源电压范围宽(318V)。 3. 扇出系数大,抗噪容限大。 4. 逻辑摆幅大,输入阻抗高。
三、CMOS集成逻辑门电路的使用注意事项 • 1、电源电压:极性不能接反;电压的最大值不能超过;工作时应先接通直流电源,再接通信号,不工作时先关信号源,再关直流电源。 • 2、闲置输入端:不允许悬空;与门、与非门和或门、或非门的闲置端;工作速度较高时,输入端不允许并联使用(输入电容增大)。 • 3、输出端的连接:输出端不能直接与地或电源相连;为提高驱动能力,可将同一集成片上的相同门的输入端、输出端并联使用;输出端接有大电容时,在输出端与电容之间可串联一个电阻,以限制电容的充、放电电流。
3-5 集成逻辑门电路的应用 电源电压不同 一、TTL电路驱动CMOS电路 工作电源电压不同;高、低电平标准不同。 电平标准不同 电平转换器解决电平匹配问题
二、CMOS电路驱动TTL电路 利用CMOS驱动器获得所需电流。 电源电压相同,可采用多个CMOS门并联获得足够的TTL电路输入低电平电流。 高速CMOS电路与TTL电路工作电源电压相同时,可直接相连使用。
三、外接负载 驱动大电流负载 驱动低压继电器,二极管用以消除过电压。 驱动发光二极管
四、用与非门构成与门、或门和非门 与非门构成与门 与非门构成或门 与非门构成非门
五、用或非门构成与门、或门和非门 用或非门构成与门 用或非门构成或门 用或非门构成非门
逻辑门电路一章小结 • 1、二极管与门和或门 • 2、二极管门电路的特点☆ • 3、三极管的开关特性(开关状态、开关时间、可靠工作) • 4、三极管非门及其工作速度的提高☆ • 5、TTL与非门的工作原理 • 6、TTL门电路的主要参数 • 7、门电路的线与、总线制联接☆ • 8、一般门电路直接线与的后果☆ • 9、TTL三态门和OC门 • 10、TTL集成门电路的使用注意事项☆ • 11、 CMOS非门 • 12、CMOS门电路的特点及使用注意事项☆ • 13、TTL门电路和CMOS门电路的互相驱动 • 14、集成门电路驱动负载 • 15、用与非门、或非门实现其它逻辑功能☆
本次课内容 • 1、NMOS非门、CMOS非门 • 2、CMOS与非门 • 3、CMOS传输门(模拟开关) • 4、CMOS门电路的特点 • 5、CMOS集成门电路的使用注意事项 • 6、TTL电路与CMOS电路之间的驱动 • 7、集成门电路驱动不同的负载 • 8、与非门构成与门、或门、非门 • 9、或非门构成与门、或门、非门 • 10、集成门电路一章小结
作业: 订正逻辑代数一章、逻辑门电路一章作业中的错误