150 likes | 252 Views
Very Front-End Electronics (VFE). ADC. Connexion vers les capsules Alimentation de la carte. Connexion Vers la carte FE Alimentation des buffers de la carte. MGPA. Buffer. Organisation du test et de la calibration. 1/4. IPN Lyon. Calibration. 1/4. INFN-Turin.
E N D
Very Front-End Electronics (VFE) ADC • Connexion vers les capsules • Alimentation de la carte • Connexion Vers la carte FE • Alimentation des buffers de la carte MGPA Buffer
Organisation du test et de la calibration 1/4 IPN Lyon Calibration 1/4 INFN-Turin Fabrication des cartes IPN Lyon Calibration 1/4 ETHZ au CERN Déverminage Calibration Test fonctionnel (burn out) 1/4 Chypre ? Calibration
Banc de déverminage : Principe (1) Taux de panne temps Fin de vie Déverminage Utilisation But : Permettre de s’assurer que les cartes VFE montées dans le détecteur sont exemptes de défauts de jeunesse. Théorie : Par une accélération du vieillissement des cartes VFE , faire en sorte que les cartes fragiles soient détectées. Pratique : Fonctionnement des cartes à 60°C pendant 72 heures en monitorant la consommation de courant.
Banc de déverminage : Principe (2) 3 U Brassage d’air 10 lignes de 15 cartes VFE sur l’avant du banc 10 lignes de 15 cartes VFE sur l’arrière du banc 42 U 3 U Régulation de température (Chauffage) 3 U Régulation de température (Refroidissement) Regulation de temperature et controle du banc 3 U Alimentations 3x 2.5V/200A 3x1 U
Banc de déverminage : Architecture matérielle (1) +2.5Vdc Barcode 40MHz MAX4375 n°1 Addr RS232 EPLD local EPLD central RS232 Data PC RS232 RS232 40MHz MAX4375 n°5 x60 chauffage Controlleur de temperature Ventillation Pt100
Banc de déverminage : Architecture matérielle (2) Brassage Zone chaude Chauffage Refroidissement Alimentations Contrôle
Banc de calibration : Principe (1) But : Vérifier le bon fonctionnement des cartes VFE. Mesurer leurs paramètres caractéristiques pour affiner la précision du détecteur. Théorie : Injection de stimuli de référence, acquisition des données issues de la cartes VFE, analyse et extraction des paramètres importants. Linéarités, bruits… Pratique : Banc décrits ci-après...
Banc de calibration : Principe (2) Système vu de face : 14 cartes Sockdaq par crate 6U 1U Cooling (optionnel) PH7120 qADC modifié CAMAC RS232 Crate controller Crate de test vu de dos : Analog. VFE Digital VFE Digital VFE Digital Banc Analog Banc Analog. VFE RS232 Analog. VFE Analog. VFE Digital Banc -Analog Banc Digital VFE Digital VFE 220V
Banc de calibration : Architecture materielle (1) Sockdaq x14 Backplane Power supplies Trigger to CAMAC R 40 MHz Trigger Clock, I2C, Slow Ctrl FIFO n°1 I FIFO n°2 RS232 Altera Cyclone PC UI FIFO n°3 FIFO n°4 Q FIFO n°5 Fanout (CAMAC) PH7120
Banc de calibration : Architecture materielle (2) Alimentations Analogique Digital Charge input
Banc de calibration : Architecture materielle (3) Signaux digitaux Signaux analogiques
Banc de calibration : Architecture materielle (4) Crate controller Crate controller PH7120 qADC modifié (LC2249)
Banc de calibration : Architecture materielle (5) Crate (avant) Motherboard (avant et arriere) Crate (arriere)
Banc de calibration : Architecture logicielle • Arret de la séquence • Démarrage de la séquence • Calibration du banc • Pilotage manuel • Fichier de desc. des tests • Log • Param. du banc • Log général • Log des tests réalisés • Résultats
Avancement • Banc de déverminage: • Operationnel pour 20 cartes • Production pour 300 cartes lancée • Banc de calibration • 4 crates fonctionnels avec motherboards • 4 cartes Sockdaq OK ou en fin de test • Logiciel OK (meme si surement encore buggé…) • Production pour 45 cartes Sockdaq en cours